Cortex-A9多核心處理器

最高效能可達到8000 DMIPS之外,還同時兼具了低功耗特性,可使新一代的行動運算裝置功能更為強大。
Cortex-A9改良了先前的超純量管線設計,它利用一個動態調整長度的八階超純量,以及具有亂序執行預測能力的同步多工管線,使其每個週期能執行四個指令。其元件時脈可超過1GHz,不僅能降低成本,更能解決現今主流八階處理器的效率問題。
而在MPCore技術的增強方面,姜新雨表示,多核心處理時如何維持各核心中快取記憶體的一致性(coherence)是一重要工作。對此,我們透過加速器一致性埠(Accelerator Coherence Port,ACP)的設計,可以利用這個連接埠與其它master裝置共享快取記憶體的內容。此一介面可作為AMBA 3 AXI匯流排的slave,並支援所有標準的讀/寫動作,無需外加另外的一致性功能電路,能夠在不增加功耗的情況下,進一步提升多核心效能。
採用台積電的65 nm原生製程,Cortex-A9可提供超過2.0 DMIPS/MHz的效能,同時核心邏輯成本佔用不到1.5mm2面積的矽元件。目前包括NEC、NVIDIA、Samsung、STMicroelectronics及TI等公司都已宣佈採用此新一代的處理器方案。

沒有留言:

張貼留言